

Fig. 3.2 Mecanismos de interrupção e exceção.

## Tabela 3.4 Mecanismo de interrupção

| Via hardware | <ol> <li>Um sinal de interrupção é gerado para o processador;</li> </ol>                                                                                                                                             |
|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|              | <ol> <li>após o término da execução da instrução corrente, o processador identifica<br/>o pedido de interrupção;</li> </ol>                                                                                          |
|              | 3. os conteúdos dos registradores PC e de status são salvos;                                                                                                                                                         |
|              | <ol> <li>o processador identifica qual a rotina de tratamento que será executada e<br/>carrega o PC com o endereço inicial desta rotina;</li> </ol>                                                                  |
| Via software | <ol> <li>a rotina de tratamento salva o conteúdo dos demais registradores do<br/>processador na pilha de controle do programa;</li> </ol>                                                                            |
|              | 6. a rotina de tratamento é executada;                                                                                                                                                                               |
|              | <ol> <li>após o término da execução da rotina de tratamento, os registradores de<br/>uso geral são restaurados, além do registrador de status e o PC, retornando<br/>à execução do programa interrompido.</li> </ol> |



Fig. 5.17 Uso de sinais.

